Circuito integrado DM74LS73
Compuesto por dos Flip-Flop JK
Encapsulado DIP de 14 pines
Voltaje de operación de 5V
Voltaje de entrada de nivel alto mínimo 2V
Voltaje de entrada de nivel bajo máximo 0.8V
Posee entrada de reloj (Clock) y de borrado (Clear)
Disparado por flanco negativo
Máxima frecuencia de reloj 30MHz.
Documento:Datasheet